고급 논리 시뮬드림 카지노터
대형 SoC 설계의 컴파일 시간 효율성을 향상시키기 위한 고성능 시뮬드림 카지노션 엔진 및 제약 조건 해결 장치를 갖추고 있습니다.
다양한 언어 지원, Verilog 포함, VHDL, SystemVerilog, 시스템C, 및 그 조합
범용 검증 방법론(UVM)을 통합하여 신속한 검증 테스트벤치 설정 가능
기능에 대한 광범위한 기능 제공, 어설션 및 코드 적용 범위 테스트
어설션 기반 검증을 통해 잠재적인 설계 결함을 조기에 감지하고 수정할 수 있습니다., 검증 일정을 압축하고 출시 기간을 단축
암호화 알고리즘을 통해 보안을 강화하여 고객 IP 보호
트랜지스터 수준 Nano드림 카지노ice 시뮬레이터와 통합하여 완전한 혼합 신호 검증 솔루션 제공
컴파일을 통한 혁신적인 최적화,제약 조건 해결 엔진에 대한 시뮬드림 카지노션
X-상태 전파 및경합 조건 제거
사용하기 쉽고 빠른 마이그드림 카지노션 기존 도구에서
X86 및 X86 모두 지원ARM 플랫폼
Nano드림 카지노ice와의 기본 통합혼합 신호 확인용
디지털 회로행동으로부터,
게이트까지 RTL
SDF와 레벨
혼합 신호 SoC전체 칩 검증
통합하여나노스파이스
SystemVerilog및 SystemC
혼합 언어테스트벤치
테스트벤치설정
시스템 내확인